XILINX FPGA основная плата для разработки Xilinx Spartan-3E XC3S500E оценочный комплект + XCF04S



Сохраните в закладки:

Цена:RUB
*Стоимость могла изменится

Количество:


Новое поступление

Характеристики

XILINX FPGA основная плата для разработки Xilinx Spartan-3E XC3S500E оценочный комплект + XCF04S

История изменения цены

*Текущая стоимость уже могла изменится. Что бы узнать актуальную цену и проверить наличие товара, нажмите "Добавить в корзину"

Месяц Минимальная цена Макс. стоимость Цена
Mar-21-2026 0.40 руб. 0.25 руб. 0 руб.
Feb-21-2026 0.12 руб. 0.57 руб. 0 руб.
Jan-21-2026 0.70 руб. 0.44 руб. 0 руб.
Dec-21-2025 0.17 руб. 0.48 руб. 0 руб.
Nov-21-2025 0.37 руб. 0.36 руб. 0 руб.
Oct-21-2025 0.91 руб. 0.89 руб. 0 руб.
Sep-21-2025 0.38 руб. 0.44 руб. 0 руб.
Aug-21-2025 0.26 руб. 0.19 руб. 0 руб.
Jul-21-2025 0.53 руб. 0.98 руб. 0 руб.

Описание товара

XILINX FPGA основная плата для разработки Xilinx Spartan-3E XC3S500E оценочный комплект + XCF04SXILINX FPGA основная плата для разработки Xilinx Spartan-3E XC3S500E оценочный комплект + XCF04SXILINX FPGA основная плата для разработки Xilinx Spartan-3E XC3S500E оценочный комплект + XCF04SXILINX FPGA основная плата для разработки Xilinx Spartan-3E XC3S500E оценочный комплект + XCF04S


 

XILINX FPGA основная плата для разработки Xilinx Spartan-3E XC3S500E оценочный комплект + XCF04S поддержка вспышки JTAG = Core3S500E

FPGA основная плата, оснащен чипом XILINX Spartan-3E XC3S500E на борту

Обзор

Core3S500E-это основная плата FPGA, которая оснащена устройством XC3S500E на борту, поддерживает дальнейшее расширение.

  • Бортовой 1 шт. XCF04S
  • Интегрированная Базовая схема FPGA, такая как часы
  • Встроенная кнопка nCONFIG, кнопка сброса, 4 светодиода
  • Все порты ввода/вывода доступны на контактных заголовках
  • Бортовой JTAG отладка/программирование интерфейс
  • 2,0 мм шаговый шаг, подходит для подключения к вашей системе приложений

Что на борту

XC3S500E core board on board resource

  1. XC3S500E:Устройство XILINX Spartan-3E FPGA с функциями:
    • Рабочая частота:50 МГц
    • Рабочее напряжение:1,15 в ~ 3,3 В
    • Посылка:QFP208
    • I/Os:116
    • LEs:500K
    • RAM:360кб
    • DCMs: 4
    • Отладка/программирование:Поддержка JTAG
  2. AMS1117-3.3,3,3 В регулятор напряжения
  3. AMS1117-2.5,Регулятор напряжения 2,5 В
  4. AMS1117-1.2,Регулятор напряжения 1,2 В
  5. XCF04S,Встроенная последовательная флэш-память, для хранения кода
  6. Индикатор питания
  7. Светодиоды
  8. Индикатор инициализации FPGA
  9. Кнопка сброса
  10. Кнопка nCONFIG:Для повторной настройки чипа FPGA, эквивалент перезарядки питания
  11. 50 м активный кристаллический осциллятор
  12. Интерфейс JTAG:Для отладки/программирования
  13. Расширитель FPGA pins,VCC, GND и все порты ввода/вывода доступны на разъемах расширения для дальнейшего расширения

Фотографии


Примечание:
Core3S500E предоставляет интерфейс отладки JTAG, но не интегрирует любую функцию отладки, требуется отладчик.
Материнская плата и программист/отладчик на фотографиях не включены в цену.


Интерфейс отладки/программирования

Основная плата Core3S500E FPGA интегрирует интерфейс JTAG для программирования/отладки.

JTAG header pinout


Ресурсы для развития

 

  • Сопутствующее программное обеспечение (Xilinx ISE 12-Поддерживает Winxp/Win7, не поддерживает Win8)
  • Демонстрационный код (Verilog, VHDL)
  • Схема (PDF)
  • FPGA разработка документов
  • Вики:Www.wav eshare.com/wiki/Core3S500E

Посылка содержит

  1. Основная плата Core3S500E x 1
1    

 


Смотрите так же другие товары: