Плата DSP2812 DSP + FPGA NIOS2 плата|Датчик ABS| |



Сохраните в закладки:

Цена:8 710,40RUB
*Стоимость могла изменится

Количество:


Новое поступление

BETTERSHENGSUN Store

BETTERSHENGSUN Store

Магазина BETTERSHENGSUN Store работает с 30.05.2019. его рейтинг составлет 83.01 баллов из 100. В избранное добавили 1724 покупателя. Средний рейтинг торваров продавца 4.3 в продаже представленно 25593 наименований товаров, успешно доставлено 2213 заказов. 836 покупателей оставили отзывы о продавце.

Характеристики

Плата DSP2812 DSP + FPGA NIOS2 плата|Датчик ABS| |

История изменения цены

*Текущая стоимость 8 710,40 уже могла изменится. Что бы узнать актуальную цену и проверить наличие товара, нажмите "Добавить в корзину"

Месяц Минимальная цена Макс. стоимость Цена
Mar-23-2026 10365.54 руб. 10883.8 руб. 10624 руб.
Feb-23-2026 10278.45 руб. 10792.67 руб. 10535 руб.
Jan-23-2026 8623.98 руб. 9054.70 руб. 8838.5 руб.
Dec-23-2025 10104.37 руб. 10609.16 руб. 10356.5 руб.
Nov-23-2025 8797.21 руб. 9237.54 руб. 9017 руб.
Oct-23-2025 9929.79 руб. 10425.16 руб. 10177 руб.
Sep-23-2025 9842.51 руб. 10334.33 руб. 10088 руб.
Aug-23-2025 9755.9 руб. 10243.98 руб. 9999 руб.
Jul-23-2025 9668.14 руб. 10151.34 руб. 9909.5 руб.

Описание товара

Плата DSP2812 DSP + FPGA NIOS2 плата|Датчик ABS| |Плата DSP2812 DSP + FPGA NIOS2 плата|Датчик ABS| |Плата DSP2812 DSP + FPGA NIOS2 плата|Датчик ABS| |Плата DSP2812 DSP + FPGA NIOS2 плата|Датчик ABS| |


Этот набор основан на платформе обучения TMS320F2812 + EP2C8Q208C8 DSP + FPGA + NIOS, дает полную игру TMS320F2812 и гибкость ALTERA CYCLONE II и мощные функции. Руководство пользователя по разработке комплекта легко понять, легко использовать большое количество исходного кода (DSP И FPGA 2 части). Мы предоставляем пользователям полный FPGA IP ядро, система через IP ядро системы распределения ресурсов и подключения, пользователь может быть сокращен или добавить функциональность по мере необходимости. Потому что наши периферийные устройства соединены FPGA и DSP, преобразование уровня, изоляция шины и третейские и другие передовые технологии, поэтому использование очень удобное и гибкое, простое. Из-за использования такого вида системы структуры, поэтому Операция является чрезвычайно стабильной и надежной и может быть скорректирована в соответствии с требованиями высокой скорости, ток вождения каждого порта ввода/вывода задержки, стандарты входного и выходного уровня, Может полностью использовать большое количество CycloneII IP nuclear и PLL высокоскоростной, высокая стабильность приложения DSP + FPGA, вы также можете использовать ALTERA DSP builder generation one или более DSP IP core appliance system, это будет составлять многоядерный процессор. Эти ресурсы недоступны для general CPLD. Эта структура обеспечивает полную гибкость FPGA, а также высокую производительность и богатые ресурсы TMS320F2812. Плата разработки разработана старшим инженером в соответствии с спецификацией высокочастотной системы проводки, которая полностью принимает во внимание проблемы системы против помех и петли. Является первым выбором для начинающих и занимается разработкой научно-исследовательских работников для обучения DSP F2812 и FPGA. aeProduct.getSubject() aeProduct.getSubject() aeProduct.getSubject() Вспомогательная информация и соответствующее программное обеспечение для разработки Полная схема (формат PDF и PCB полностью соответствуют), ряд практичных интерфейсов для захвата приложения; Все эксперименты содержат исходный код языка C, есть подробные китайские Примечания; Методы и инструменты онлайн-вспышки для закрепления собственных процедур пользователя; Руководство по чипу: предоставьте все чипы на макетной плате; Отправьте оригинальную среду разработки TI DSP CCS3.3; Предоставляем драйвер симулятора и другие обучающие материалы, связанные с DSP книгами CD; Даем Acrobat reader, Bushound USB bus программное обеспечение для мониторинга, Sscom серийный помощник отладки инструменты отладки; Дать Altera скачать линейную схему; Мини ЖК-шрифт программного обеспечения; Представленный TCP/IP объем протокола: Объем 1 ~ 3; Документ спецификации USB; Документ спецификации CAN2.0; Предоставьте U дисковую системную документацию; Представлено системное документирование FAT16, FAT32; Подарочная UCOS-II на источнике трансплантации F2812; Как FFT, FIR и т. Д.; TI посылка с полным чипом; Руководство пользователя: Очень подробное описание, включая анализ цепи, код, руководство по быстрому запуску CCS2000; QUARTUS 11,0 + NIOS IDE 11 development environment полностью треснутая версия II. Коллекция программ VHDL VHDL учебник Чехлы VERILOG рутинные 135 Учебник VERILOG Учебник DSPbuilder Отправить серийный порт мониторинга программного обеспечения, разработка RS232 essential Разработка программного обеспечения извлечения шрифта требуемые процедуры ЖК-дисплея USB2.0 главная компьютерная программа и ее источник Полная система распределения ресурсов FPGA IP ядро и его источник. Большое количество полных учебников по разработке NIOS. Включая DSP, EDA, SOPC видео-учебник. Позволяет легко осваивать DSP, FPGA, SOPC системную разработку. aeProduct.getSubject() Полный драйвер FPGA IP и его источник Завершите системную логику и системную интеграцию, распределение ресурсов, пользователи могут быть собраны в соответствии с их собственными потребностями и их применением, поэтому системные ресурсы через соединение FPGA имеют соответствующий адрес чтения и записи, И предоставить полный SDRAM IP core, Пользователь может использовать систему хранения данных большой емкости, компания предоставит пользователям высокоскоростное AD/DA более дешевое TFT расширение, ЖК-расширение, оптопара высокого тока I/O Модуль обратите внимание на веб-сайт Huasheng EDA. Область применения DSP + FPGA + EDA обучение Управление промышленной автоматизации UPS, управление двигателем Цифровая фильтрация и вибрационный анализ Управление переменной частотой Список доставки! (улучшенная конфигурация) DSP2812 + FPGA VER2.0 основная плата 5V/1A импульсный источник питания 1 линии связи USB2.0 1 RS232 линии связи LCD 1602 LCD 1 XDS100 V1 USB DSP интерфейс симулятор 1 Двигатель постоянного тока 1 Шаговый двигатель 1 USB BLASTER линия загрузки (VE R.C) 1 (FPGA скачать отладчик); DuPont line (2,0 мм поворот 2,54 мм 5 пар) 10 Шесть углов 4 столбов 3 40 игла 2,0 мм двухрядная игла 3 Акриловая пластина 1 Поддержка данных CD DVD 3

 


Смотрите так же другие товары: